您好、欢迎来到现金彩票网!
当前位置:彩之网 > 状态机 >

ARM中断处理及状态机嵌套实现

发布时间:2019-07-01 04:54 来源:未知 编辑:admin

  d.2路可屏蔽的中断通过FIQ中断请求总线处的寄存器装载的是最高优先及中断用户自定义的

  2.比较所有中断请求的优先级,IRQ当前中断是否优先级高于当前存储的中断。

  IVR[31-16]:IRQ用户写入的在程序初始化时,是中断服务的高16位地址

  note:只读/写零的寄存器,在退出中断服务后ISR,软件要清除相应的挂靠位,

  并且nIRQ=LOW。如果要转到就绪状态必须强制读EIC_IVR寄存器内容即处理中

  断服务或者rest EIC单元。读EIC_IVR寄存器改变状态机状态同时释放EIC的

  后才在第二时钟周期读取EIC_IVR进行中断服务,读完后内部标志清除即需要把当前

  的EIC_CICR EIC_CIPR给出栈。 然后更新当前中断源和当前中断优先寄存器。

  当FSM=READY的时候EIC_IVR的访问时候是不产生内部标志来进行嵌套的。

  在嵌套时当前中断服务完成后必须清除相应标志位(具体看EIC_IEP0介绍)

http://pepdeco.com/zhuangtaiji/149.html
锟斤拷锟斤拷锟斤拷QQ微锟斤拷锟斤拷锟斤拷锟斤拷锟斤拷锟斤拷微锟斤拷
关于我们|联系我们|版权声明|网站地图|
Copyright © 2002-2019 现金彩票 版权所有